默认

解决RISC-V处理器验证

11月22日,2021年
CodaSip采用imerAs参考设计和用于CodaSip IP的ImperAs DV解决方案

CodaSip宣布采用ImperAs软件的参考设计和DV解决公司的IP和处理器验证。CodaSip在其DV测试长椅中包含ImerAs的Golden参考模型,以正确地址RISC-V采用。CodaSip使用内部指令准确的模型,直接和随机测试,以及用于处理器合规性的多种技术。AlipAs可配置参考模型支持操作工作负载和刻度要求,以有效地测试所有配置,以适应新的RISC-V路线图功能。

“验证总监CodaSip说:”仿真技术和RISC-V的处理器验证中的仿真技术和处理器验证中的先驱者。“虽然处理器验证不是一个新问题,但有许多RISC-V供应商,具有定制和各种验证或一致性:客户合法地关注质量和碎片。Codasip非常自豪地为我们的严格方法来验证 - 使用ImperAs作为我们的质量过程的重要部分传统延长我们的差异化。无限制独立,声誉和技术力量为我们的客户提供了在我们的“课堂上的最佳”RISC-V处理器中的放心,“

Simon Davidmann,Imperas Software Ltd的首席执行官补充说:“CodaSip提供了一系列处理器解决方案的RISC-V市场,可实现各种应用的优化性能。该处理器IP的设计验证是CodaSip继续提供最高质量处理器的基础,因为它移动到下一代IP。每个其他可选功能大致加倍验证工作负载。由于使用仿真,通过使用仿真将连续集成/连续开发应用于复杂的处理器DV环境,提供了持续集成/连续开发,提供了效率优势,而不是损害可选功能的效率优势,请支持CodaSIP的开发。普美人和CodaSip共享一个常见的愿景,提高质量对RISC-v的成功至关重要。“

声音你的意见!

本网站要求您注册或登录以发表评论。
尚未添加任何评论。想要开始对话?
Baidu