Sifive

SiFive为RISC-V核心知识产权组合提供合格的Imperas模型

2021年7月1日
SiFive基于Imperas专有仿真技术对SoC架构探索和早期软件开发的模型进行了优化。

使用仿真模型为SoC架构探索提供了一个重要的起点,使用虚拟平台测试应用程序工作负载和数据集来优化多核配置。仿真模型有助于创建支持虚拟原型的基础,从而在硅器件可用之前实现早期软件开发。Imperas Software最近宣布SiFive为SiFive处理器核心IP组合认证了他们的模型,并补充说这些模型可以与大多数行业标准软件ide和调试器一起工作。

SiFive处理器IP的Imperas模型提供了用户、特权、系统和调试模式,以及RISC-V矢量扩展和自定义指令的配置选项。该解决方案可以提供100 ~ 1000s的MIPS仿真性能,以SiFive Freedom U540 SoC的虚拟平台模型为例,该模型具有5个SiFive CPU核,可以在10秒内引导SMP Linux。调试和分析工具支持多核设计任务,包括OS移植和应用程序开发的抽象。具有专有代码变形仿真技术的模拟器还可以集成到其他标准EDA环境中,如SystemC、SystemVerilog,以及来自Cadence、Siemens EDA、Synopsys和Metrics Technologies等公司的其他仿真和仿真工具。

Imperas工具提供了一个跨完整多核SoC的活动的概述,包括跨核到核和核到外围设备的设计层次的交互。该解决方案使用开发中的软件提供访问和控制,无需修改,可在汽车、Mil-Aero、医疗、工业物联网和其他安全关键的高可靠性应用中实现终端系统认证。

SiFive产品营销副总裁Chris Jones说:“RISC-V和矢量扩展的设计自由正在改变SoC开发软件和硬件阶段之间的传统边界。SiFive核心的Imperas模型帮助开发人员在SiFive核心IP组合的完全灵活性下探索SoC架构,并支持早期软件开发,这是验证新的AI解决方案的关键因素。”

“SoC项目都是关于伙伴关系的;硬件和软件工程师一起工作,拥有一个完整的支持者生态系统,”SiFive战略联盟总监Phil Dworsky说。通过与Imperas的合作,我们的共同客户将从SiFive合格的模型中受益,这些模型与主流EDA工具流程兼容。”

SiFive Core IP组合涵盖了RISC-V ISA的范围,从嵌入式控制器到支持SMP Linux的多处理器,再加上最新的基于矢量的加速器。”Imperas软件公司的首席执行官Simon Davidmann说,“这是跨越几乎所有细分市场和应用的下一代特定领域设备的起点。Imperas已经准备好支持从单核到多核阵列的设计,使用SiFive合格的模型。”


声音你的意见!

本网站要求您注册或登录后发表评论。
目前还没有任何评论。想开始对话吗?
Baidu